今天完成了allegrolayout的第2课,不是计划中的封装设计,而是规则设置。第一个练习板的所有封装已经导入pcb中,画好板框后做了一些布局,原理图有一些更新,增加了一对差分
今天完成了allegrolayout的第2课,不是计划中的封装设计,而是规则设置。第一个练习板的所有封装已经导入pcb中,画好板框后做了一些布局,原理图有一些更新,增加了一对差分信号,在走线之前需要设置好相应的规则,差分信号的设置之前录制了一个小视频,这次也重新说了一下,同时设置了电源,其他信号的线宽线距等,下次上课前需要这个pcb到完成状态。
1、ALLEGRO使用的一个小设置问题,麻烦高人解答正常来说,PLACE_BOUND_TOP这层只在布局的时候使用到,两个元件的PLACE_BOUND_TOP有重叠时,系统会报DRC错误。并且PLACE_BOUND_TOP的大小应该是封装的实际大小的,所以布局时,一般去掉此项的显示,只看silkscreen_top层。“display”“color/visibility”“packagegeometry”,将place_bound_top这项前面的勾去掉即可。
2、怎么将allegro中的外形尺寸和定位孔位置都复制另外一块板上在板框绘制好了之后(如何绘制板框,后续会讲),如何添加定位孔也成了一个问题。首先我们要弄清楚,定位孔不是焊盘,所以既不是.pad,也不是.dra文件,而是.bsm文件,即没有电气特性的机械零件。然后呢,我们制作定位孔的步骤就是:1.建立焊盘,打开PadDesigner,接着,出现如下界面:Directory是焊盘的保存路径,自己填写焊盘名字(如何命名可以根据焊盘的直径或者长宽)Unit是单位,我一般都是mm,Decimalplace是小数点,默认即可。
3、如何使用Allegro在PCB板内部挖空一个区域?如何设置禁止铺铜区域?CadenceAllegro画完PCB铺完铜箔(覆铜)后,如果需要再对PCB进行布线检查或调整,总感觉那些shape好碍眼,Allegro的铺铜shape能否设置得像pads一样,默认只显示铺铜边框或者默认不显示呢?Allegro能否单独关闭铺铜shape的显示而保留布线trace单独显示呢?作为如此强大的EDA设计软件,连这种功能都不能实现?
Followme,秀给你看!CadenceAllegro的shape默认显示模式是通过菜单“Setup”>“UserPreferences…”,然后在弹出的“?2UserPreferencesEditor”?2用户配置窗口中选择“Display”选项下的“shape_fill”,勾选对应的选项即可实现禁止铺铜显示还是显示铺铜边框功能,很是方便。