dc-dc升压电路ahyout如何减少输出波纹?

电子 heimagongsi 42℃

刚入行的时候也踩过这个坑,找不出问题,DC-DC升压电路layout如何减少输出纹波,DC-DC升压电路,由于线路的架构,注定有或多或少的纹波。一般的电路中,敏感程度较低的,纹

刚入行的时候也踩过这个坑,找不出问题,DC-DC升压电路layout如何减少输出纹波,DC-DC升压电路,由于线路的架构,注定有或多或少的纹波。一般的电路中,敏感程度较低的,纹波只是影响电源使用效率而已,但如果电路比较敏感,那纹波的抑制就显得很重要,纹波的来源主要有两点:1.元器件的参数,2.PCBlayout,元器件的参数,输出电容要选用ESR比较低的,电感除了感量合适,电感的内阻要尽量小,二级管尽量选用导通压降较小的肖特基。

工程是折衷的,除了考虑性能以外,还要兼顾成本,一旦选好了元器件,那只能通过合理的layout来抑制纹波的产生。注意以下几点,可以一定程度的降低输出纹波:1.输入电容的地与输出电容的地单点接地。2.FB远离潜在的噪声源,不应FB的布线置于电感或是二极管的下方。3.输出电容的接地要尽量短、粗,输出电容要挨着输出二极管。4.条件允许的情况,可以加磁珠配合滤波。

1、如何正确测量DCDC模块的电源纹波指标

下面有几个方法,请按先后顺序去试验1、更换电感,使电感的额定电流至少要大于Vin/Vout×1.5A×1.22、更换电感,电感值至少比原来大一倍3、更换输出滤波电容,电容值至少比原来大一倍。测DC/DC电源模块的好坏,可以用万用表电阻档Rx100)测电源模块输入端和输出端的电阻。下面以SR5S12/100为例,用MF47万用表(Rx100档)测出的数据说明测量的方法:红表笔接输入端+,黑表笔接输入端:表针向右摆动一下后回到5OkΩ阻值位置;红表笔接输入端,黑表笔接输入端+:阻值为6KΩ左右。

2、纹波不能超过多少30%

不能超过5%。通常规定电源纹波最大不能超过电源电压的5%,即5V的电源只能上下波动0.25V,而1V的电源只能上下波动50mV。纹波过大可能造成器件逻辑错误,以CPU的内核电压为例,假设CPU内核的休眠电压为0.8V,如果纹波达到0.2V,即实际电压最低可能会到达0.7V,这时候可能CPU内核无法识别信号到底是高电平还是浮空,就直接进入了一种错误的逻辑状态,进而程序死机。

3、BUCK降压IC出来的电源纹波一般是多少呢?

20mV的纹波不算太差,如果超出了芯片的参数,重点检查外围元件特别是储能电感、续流二极管和滤波元件的参数是否适当,同时要注意PCB的设计,特别是采样回路。20mVpp··你输出电压是多少嘛··这个和输出电压有关系··20MV我觉得不高吧如果输出5V的话··但如果输出纹波比输入电压纹波还高那就不正常了·。